葡京娱乐场-富盈娱乐场开户_百家乐试玩_sz全讯网网址xb112 (中国)·官方网站

|
華中科技大學
華中科技大學 教育部
  • 74 高校采購信息
  • 3295 科技成果項目
  • 0 創新創業項目
  • 0 高校項目需求

一種基于 NiosII 處理器的編碼器接口測試裝置

2021-04-11 00:00:00
云上高博會 http://www.502d.xyz
關鍵詞: 編碼器接口
點擊收藏
所屬領域:
先進制造與自動化
項目成果/簡介:

本發明公開了一種基于 Nios-II 處理器的編碼器接口測試裝置, 包括 FPGA 芯片和與其相連的增量式 TTL 接口模塊、增量式正余弦接 口模塊、絕對式接口模塊、顯示屏和 PS/2 接口設備,其中,增量式 TTL 接口模塊用于與增量式 TTL 接口類型的編碼器連接,增量式正余 弦接口模塊用于與增量式正余弦接口類型的編碼器連接,絕對式接口 模塊用于與絕對式編碼器連接,以將其輸出的串行數字信號進行差分 信號和單端信號之間相互轉換, FPGA 芯片包括有內嵌在片內的 NiosII 處理器,其對輸入的信號進行處理,實現對編碼器接口的測試。本發 明的裝置可以解決現有編碼器測試平臺中編碼器接口不能相互兼容問 題和攜帶不方便問題,具有成本低、功能強、體積小、結構緊湊、集 成度高的特點。 

項目階段:

試用

會員登錄可查看 合作方式、專利情況及聯系方式

掃碼關注,查看更多科技成果

取消
真人百家乐官网园| 电脑赌百家乐可靠吗| 太阳城百家乐官网投注| 包赢百家乐官网的玩法技巧和规则| 澳门百家乐经| 百家乐官网国际赌场娱乐网规则| 大发888老虎机手机版下载安装| 澳门百家乐官网新濠天地| 全讯网321| 太阳百家乐官网游戏| 博彩论坛| 网上百家乐官网解码器| 太阳城莱迪广场| 百家乐官网游乐园| 六合彩开码现场| 百家乐真人斗地主| 百家乐官网桌| 爱拼网| 郑州百家乐高手| 百家乐官网伴侣| 来博娱乐| 樱桃木百家乐桌| 百家乐官网娱乐网备用网址| 宝龙线上娱乐城| 香港百家乐赌场娱乐网规则| 银河百家乐官网的玩法技巧和规则| 诏安县| 大发888娱乐场客户端下载| 金臂百家乐注册送彩金| 百家乐官网高命中投注| 真钱的棋牌游戏| 百家乐在线娱乐可信吗| 24山 分金 水口 论 吉凶| 赙彩百家乐官网游戏规则| 大发888认识的见解| 百家乐英皇赌场娱乐网规则| 百家乐加牌规则| 百家乐官网开户过的路纸| 百家乐官网平注7s88| 博彩通| 大发888 护栏|